Itanium 2
出典: フリー百科事典『ウィキペディア(Wikipedia)』
Itanium 2(アイテニアム2)は、2002年に正式発表されたインテルの提供する64ビットCPU。Itaniumの後継にあたる。32ビットはサポートしていない。
Itanium 2と命名されたその新CPUはヒューレット・パッカード (HP) との共同開発であり、HPには大きなアドバンテージが与えられたため、Opteron採用以前からデルはItanium 2に対して消極的であり、またエンタープライズ市場向けCPUとしてPOWERを持つIBMも同様の姿勢を示していた。更に、IBMと並ぶRISCCPU開発の旗手としてSPARCの開発を続け、Opteronが80386以来久々の80x86系CPU採用例となったサン・マイクロシステムズに至っては、IA-64そのものの設計方針について当初より否定的で採用予定も一切ない。このため、自社独自のサーバ市場向けCPUを持たず、それでいてチップセットを独自開発可能な技術力は備わっている日本の大手メーカー以外では、IA-64系プロセッサの採用を強く推進する有力サーバメーカーは無い。
シリーズ共通の特徴は以下の通りである。
- 16Kバイトの1次命令キャッシュと16Kバイトの1次 (L1) データキャッシュ
- 2次 (L2) キャッシュは規定されていないが特筆していない場合は256KB(命令/データ共通)
- 3次 (L3) キャッシュは機種により異なり、1.5MB~9MB
- MckinleyバスとかScalability Portとも呼ばれるシステムバスは128ビット幅
- 200MHz(DDRなので実質400MHz)の場合、6.4GB/s
- 2004年には、266MHz(実質533MHz)、8.5GB/sとなった
- 2005年には、333MHz(実質667MHz)、10.6GB/sとなった
- IA-64だけでなく、IA-32ベースのアプリケーションも実行可能である。
- Montecitoより前のCPUでは、IA-32を処理するハードウエアデコーダが搭載されていた。この機能はWindows Itanium EditionにおけるWin32エミュレーションレイヤーでかつて使われていた(Itaniumに移植されなかった書かれたプログラム、OCX、DLLの実行に必須で、特にActiveXに対する後方互換性は重大な課題であった)。Montecitoからはハードウエアデコーダは削除され、EFIでIA-32エミュレータがロードされる様になった。
キャッシュ設計上の興味深い点としてL2キャッシュがALUを使わずにセマフォーを操作できるロジックを備えている点である。 デュアルコアである2006年7月発売の製品を皮切りに以降のItaniumファミリはマルチコアチップとなる予定。
目次 |
[編集] Mckinley
0.18μmプロセスで製造される第一世代のItanium 2。 IA-64命令セットにbranchlong命令が追加された。 IA-32性能は向上したが、まだ現在の80x86プロセッサには及ばない。 Mckinleyでの80x86コード実行速度は3分の2のクロック周波数のPentium IIと同等である。 初期にはFlagstaff(フラッグスタッフ)という名称で開発されていた。
- ラインナップ - 900MHz(L3 1.5MB)、1GHz(L3 1.5MB)、1GHz(L3 3MB)
[編集] Madison
[編集] Madison(マディソン)
2003年6月末に登場した0.13μmプロセスで製造される第二世代のItanium 2。ダイサイズは374平方mm。 消費電力はMckinleyと変わらず130ワット。発表当初は3次キャッシュを最大で6MB搭載するものが出荷されていたが、後に最大で9MB搭載するもの (Madison-9M) が発表された。 2005年にはFSBが667MHzのものが発表された。 最新のものはSPECfpで2,801を記録した(日立製作所のComputing blade)。
- ラインナップ
- 4CPU以上のSMPに対応 - 1.3GHz(L3 3MB)、1.4GHz(L3 4MB)、1.5GHz(L3 6MB)、1.5GHz(L3 4MB)、1.6GHz(L3 6MB)、1.6GHz(L3 9MB)
- 2CPUまでのSMPに対応 - 1.4GHz(L3 1.5MB)、1.4GHz(L3 3MB)、1.6GHz(L3 3MB)
[編集] Madison-9M(マディソン-9M)
[編集] Hondo
ヒューレット・パッカード (HP) がmx2デュアルプロセッサモジュールとして2003年に発表し、2004年から出荷している製品。ふたつのMadisonコアと32MバイトのL4キャッシュを通常のItanium 2と同じサイズにパッケージ化したもの。HPのみが販売しており、最近では1.1GHzで各コアに4MBのL3キャッシュを搭載したものを使っている。
[編集] Deerfield(ディアフィールド)
2003年にリリースされた2CPUまでのSMPに対応したMadisonの派生版。低電圧版の位置付けで、Madisonよりも消費電力が大幅に抑えられている。 消費電力は63ワットでブレードサーバや1Uサーバ向きである。
- ラインナップ - 1GHz(L3 1.5MB)
[編集] Fanwood(ファンウッド)
2004年に登場した2CPUまでのSMPに対応したMadison(Deerfield)の派生版。通常電圧版ではFSBクロックが533MHzに向上している。
- ラインナップ
- 通常電圧版 - 1.6GHz(L3 3MB)
- 低電圧版 - 1.3GHz(L3 3MB)
[編集] Montecito
[編集] Montecito(モンテシト)
2006年7月18日に発表、即日発売されたItanium 2シリーズの中の一つ。名称はDual-Core Itanium 2 Processor 9000。この9000はプロセッサナンバで、広義では9xxxの総称とも言えるが、狭義として90xxを総称としている。 Intelの発表では、Itanium 2 9050は前世代にあたるMadisonとの比較で、性能が最大2倍、消費電力が最大2割減となり、消費電力当たり性能は最大2.5倍に達するとしている。
9000シリーズの基本共通は、製造プロセスルールは90nm、L2キャッシュ容量は2.5MB(デュアルコアのコア毎に1MBのコードと0.25MBのデータをキャッシュする)。L3キャッシュは最大容量の製品で24MB。補助機能としてVirtualization Technology(通称VT)、Hyper-Threading Technology(同HT、一部の製品で無効化されている)、Cache Safe Technology機能を搭載する。 熱設計電力は9010のみ75Wで、シングルコア。
・9050 1.60GHz L3キャッシュ24MB FSB533/400MHz TDP104W
・9040 1.60GHz L3キャッシュ18MB FSB533/400MHz TDP104W
・9030 1.60GHz L3キャッシュ8MB FSB533/400MHz TDP104W HT無効 178,480円
・9020 1.42GHz L3キャッシュ12MB FSB533/400MHz TDP104W
・9015 1.40GHz L3キャッシュ12MB FSB400MHz TDP104W
・9010 1.60GHz L3キャッシュ6MB FSB533/400MHz TDP75W HT無効 シングルコア
[編集] Montvale(モンベール)
Montecito の機能強化版。2007年登場予定。
[編集] Tukwila(タックウイラ)
シリアルインタフェースを使用した次世代インターコネクトの採用、4コア以上のマルチコア化など。2008年登場予定。
[編集] Poulson
ポウルソンは将来の製品であり未発売である。
[編集] 関連項目
[編集] 外部リンク
インテルのプロセッサ一覧 |
---|
4004 | 4040 | 8008 | 8080 | 8085 | 8086 | 8088 | iAPX 432 | 80186 | 80188 | 80286 | 80386 | i486 | i860 | i960 | Pentium | Pentium Pro | Pentium II | Celeron | Pentium III | StrongARM | XScale | Pentium 4 | Pentium M | Pentium D | Pentium E | Pentium Extreme Edition | Xeon | Core | Core 2 | Itanium | Itanium 2 (x86プロセッサ以外は斜体です) |